Cylched dal MOSFET sy'n cynnwys gwrthyddion R1-R6, cynwysyddion electrolytig C1-C3, cynhwysydd C4, PNP triode VD1, deuodau D1-D2, ras gyfnewid canolradd K1, cymharydd foltedd, sglodyn integredig sylfaen amser deuol NE556, a MOSFET Q1, gyda phin Rhif 6 o'r sglodyn integredig sylfaen amser deuol NE556 yn gwasanaethu fel mewnbwn signal, ac un pen gwrthydd R1 yn cael ei gysylltu ar yr un pryd i Pin 6 o'r sglodion integredig sylfaen amser deuol NE556 yn cael ei ddefnyddio fel y mewnbwn signal, mae un pen gwrthydd R1 wedi'i gysylltu â pin 14 o'r sglodion integredig sylfaen amser deuol NE556, un pen gwrthydd R2, un diwedd gwrthydd R4, allyrrydd y transistor PNP VD1, draen y MOSFET Q1, a'r cyflenwad pŵer DC, a phen arall gwrthydd R1 wedi'i gysylltu â phin 1 o'r sglodion integredig sylfaen amser deuol NE556, pin 2 o'r sglodion integredig sylfaen amser deuol NE556, cynhwysedd electrolytig positif cynhwysydd C1, a'r ras gyfnewid canolradd. Mae K1 fel arfer ar gau cyswllt K1-1, pen arall y ras gyfnewid canolraddol K1 fel arfer ar gau cyswllt K1-1, polyn negyddol cynhwysydd electrolytig C1 ac un pen y cynhwysydd C3 yn gysylltiedig â'r ddaear cyflenwad pŵer, pen arall y cynhwysydd C3 wedi'i gysylltu â'r pin 3 o'r sglodion integredig sylfaen amser deuol NE556, mae'r pin 4 o'r sglodion integredig sylfaen amser deuol NE556 wedi'i gysylltu â phegwn positif cynhwysydd electrolytig C2 a phen arall gwrthydd R2 ar yr un pryd, ac mae polyn negyddol cynhwysydd electrolytig C2 wedi'i gysylltu â'r ddaear cyflenwad pŵer, ac mae polyn negyddol cynhwysydd electrolytig C2 wedi'i gysylltu â'r ddaear cyflenwad pŵer. Mae polyn negyddol C2 wedi'i gysylltu â'r ddaear cyflenwad pŵer, mae pin 5 y sglodyn integredig sylfaen amser deuol NE556 wedi'i gysylltu ag un pen gwrthydd R3, mae pen arall gwrthydd R3 wedi'i gysylltu â mewnbwn cyfnod positif y cymharydd foltedd , mae mewnbwn cam negyddol y cymharydd foltedd wedi'i gysylltu â phegwn positif y deuod D1 a phen arall gwrthydd R4 ar yr un pryd, mae polyn negyddol y deuod D1 wedi'i gysylltu â'r cyflenwad pŵer ddaear, ac mae allbwn y cymharydd foltedd wedi'i gysylltu â diwedd gwrthydd R5, mae pen arall y gwrthydd R5 wedi'i gysylltu â'r triplex PNP. Mae allbwn y cymharydd foltedd wedi'i gysylltu ag un pen y gwrthydd R5, mae pen arall y gwrthydd R5 wedi'i gysylltu â gwaelod y transistor PNP VD1, mae casglwr y transistor PNP VD1 wedi'i gysylltu â phegwn positif y deuod D2, mae polyn negyddol y deuod D2 wedi'i gysylltu â diwedd y gwrthydd R6, diwedd y cynhwysydd C4, a giât y MOSFET ar yr un pryd, mae pen arall y gwrthydd R6, pen arall y cynhwysydd C4, a phen arall y ras gyfnewid canolradd K1 i gyd yn gysylltiedig â thir y cyflenwad pŵer ac mae pen arall y ras gyfnewid canolradd K1 wedi'i gysylltu â ffynhonnell y ffynhonnell yMOSFET.
Cylched cadw MOSFET, pan fydd A yn darparu signal sbardun isel, ar yr adeg hon y sylfaen amser deuol sglodion integredig NE556 set, sylfaen amser deuol sglodion integredig NE556 pin 5 allbwn lefel uchel, lefel uchel i mewn i'r mewnbwn cyfnod cadarnhaol y cymharydd foltedd, y negyddol mewnbwn cam y cymharydd foltedd gan y gwrthydd R4 a'r deuod D1 i ddarparu foltedd cyfeirio, ar yr adeg hon, allbwn y cymharydd foltedd lefel uchel, y lefel uchel i wneud y Triode VD1 yn dargludo, mae'r cerrynt sy'n llifo o'r casglwr triawd VD1 yn codi tâl cynhwysydd C4 trwy ddeuod D2, ac ar yr un pryd, mae MOSFET Q1 yn dargludo, ar yr adeg hon, mae coil y ras gyfnewid canolradd K1 yn cael ei amsugno, ac mae'r ras gyfnewid ganolraddol K1 fel arfer yn cau cyswllt K 1 -1 wedi'i ddatgysylltu, ac ar ôl i'r ras gyfnewid ganolraddol K1 sydd fel arfer yn cau cyswllt K 1-1 gael ei ddatgysylltu, mae'r cyflenwad pŵer DC i'r 1 a 2 troedfedd o'r sylfaen amser deuol wedi'i integreiddio mae sglodion NE556 yn darparu bod y foltedd cyflenwad yn cael ei storio nes bod y foltedd ar pin 1 a phin 2 o'r sglodyn integredig sylfaen amser deuol NE556 yn cael ei godi i 2/3 o'r foltedd cyflenwi, mae'r sglodyn integredig sylfaen amser deuol NE556 yn cael ei ailosod yn awtomatig, a mae pin 5 o'r sglodyn integredig sylfaen amser deuol NE556 yn cael ei adfer yn awtomatig i lefel isel, ac nid yw'r cylchedau dilynol yn gweithio, tra ar yr adeg hon, mae'r cynhwysydd C4 yn cael ei ollwng i gynnal y MOSFET Q1 dargludiad tan ddiwedd y capacitance C4 rhyddhau a'r ras gyfnewid canolraddol rhyddhau coil K1, ras gyfnewid canolraddol K1 fel arfer ar gau cyswllt ar gau K 11, ar hyn o bryd drwy'r ras gyfnewid canolradd ar gau K1 fel arfer ar gau cyswllt K 1-1 fydd sylfaen amser deuol sglodion integredig NE556 1 troedfedd a 2 troedfedd o'r foltedd rhyddhau i ffwrdd, am y tro nesaf i sylfaen amser deuol sglodion integredig NE556 pin 6 i ddarparu signal sbardun isel i wneud sylfaen amser deuol sglodion integredig NE556 set i baratoi.
Mae strwythur cylched y cais hwn yn syml ac yn newydd, pan fydd y sglodion integredig sylfaen amser deuol NE556 pin 1 a phin 2 yn codi tâl i 2/3 o'r foltedd cyflenwi, gellir ailosod sglodion integredig sylfaen amser deuol NE556 yn awtomatig, sglodion integredig sylfaen amser deuol Mae pin NE556 5 yn dychwelyd yn awtomatig i lefel isel, fel na fydd y cylchedau dilynol yn gweithio, er mwyn atal codi tâl cynhwysydd C4 yn awtomatig, ac ar ôl atal codi tâl y cynhwysydd C4 a gynhelir gan y MOSFET C1 dargludol, gall y cais hwn gadw'n barhausMOSFETC1 dargludol am 3 eiliad.
Mae'n cynnwys gwrthyddion R1-R6, cynwysyddion electrolytig C1-C3, cynhwysydd C4, transistor PNP VD1, deuodau D1-D2, ras gyfnewid canolradd K1, cymharydd foltedd, sglodion integredig sylfaen amser deuol NE556 a MOSFET Q1, pin 6 o'r sylfaen amser deuol integredig defnyddir sglodion NE556 fel mewnbwn signal, ac mae un pen y gwrthydd R1 wedi'i gysylltu â phin 14 o'r sylfaen amser deuol integredig sglodion NE556, gwrthydd R2, pin 14 o'r sglodion integredig sylfaen amser deuol NE556 a pin 14 o'r sglodion integredig sylfaen amser deuol NE556, a gwrthydd R2 wedi'i gysylltu â pin 14 o'r sglodion integredig sylfaen amser deuol NE556. pin 14 o'r sglodion integredig sylfaen amser deuol NE556, un pen gwrthydd R2, un pen gwrthydd R4, transistor PNP
Pa fath o egwyddor weithio?
Pan fydd A yn darparu signal sbardun isel, yna bydd y sglodion integredig sylfaen amser deuol NE556 set, sglodion integredig sylfaen amser deuol NE556 pin 5 allbwn lefel uchel, lefel uchel i mewn i'r mewnbwn cyfnod cadarnhaol y cymharydd foltedd, mewnbwn cam negyddol y cymharydd foltedd gan y gwrthydd R4 a'r deuod D1 i ddarparu'r foltedd cyfeirio, y tro hwn, allbwn cymharydd foltedd lefel uchel, lefel uchel y dargludiad transistor VD1, mae'r cerrynt yn llifo o'r casglwr y transistor VD1 drwy'r deuod D2 i'r capacitor C4 codi tâl, ar yr adeg hon, y ras gyfnewid canolradd sugno coil K1, y ras gyfnewid canolradd sugno coil K1. Codir y cerrynt sy'n llifo o gasglwr transistor VD1 i gynhwysydd C4 trwy ddeuod D2, ac ar yr un pryd,MOSFETMae Q1 yn dargludo, ar yr adeg hon, mae coil ras gyfnewid canolraddol K1 yn cael ei sugno, ac mae ras gyfnewid canolraddol K1 cyswllt sydd wedi'i gau fel arfer K 1-1 yn cael ei ddatgysylltu, ac ar ôl i'r ras gyfnewid ganolraddol K1 cyswllt sydd wedi'i gau fel arfer K 1-1 gael ei ddatgysylltu, y pŵer foltedd cyflenwad a ddarperir gan y ffynhonnell pŵer DC i'r 1 a 2 troedfedd o'r sglodyn integredig sylfaen amser deuol NE556 yn cael ei storio tan y Pan fydd y foltedd ar pin 1 a pin 2 y codir sglodion integredig sylfaen amser deuol NE556 i 2/3 o'r foltedd cyflenwad, mae'r sglodyn integredig sylfaen amser deuol NE556 yn cael ei ailosod yn awtomatig, ac mae pin 5 o'r sglodion integredig sylfaen amser deuol NE556 yn cael ei adfer yn awtomatig i lefel isel, ac nid yw'r cylchedau dilynol yn gweithio, ac ar yr adeg hon, mae'r cynhwysydd C4 yn cael ei ollwng i gynnal y dargludiad MOSFET Q1 tan ddiwedd gollyngiad y cynhwysydd C4, a'r coil canolradd ras gyfnewid K1 yn cael ei ryddhau, ac mae'r ras gyfnewid canolraddol K1 cyswllt caeedig fel arfer K 1-1 yn cael ei ddatgysylltu. Ras gyfnewid K1 fel arfer ar gau cyswllt ar gau K 1-1, y tro hwn drwy'r ras gyfnewid canolradd caeedig K1 fel arfer ar gau cyswllt K 1-1 fydd deuol-amser sylfaen sglodion integredig NE556 1 troedfedd a 2 troedfedd ar y rhyddhau foltedd, am y tro nesaf i y sglodion integredig sylfaen amser deuol NE556 pin 6 i ddarparu signal sbardun i osod yn isel, er mwyn gwneud paratoadau ar gyfer set NE556 sglodion integredig sylfaen amser deuol.